Новость
Заметка: 5 Вызовов для высокоуровнего синтеза на ПЛИС
16 сентября 2020 г.· FPGA-Systems archive· Заметка
Любопытная заметка появилась на сайте компании Silexica. John Inkeles рассматривает 5 пять проблем, с которыми приходится сталкиваться при использовании HLS для проектирования ПЛИС: 1. Что делать с не синтезируемой частью С/С++ кода? 2. Не привязанны...
Любопытная заметка появилась на сайте компании Silexica. John Inkeles рассматривает 5 пять проблем, с которыми приходится сталкиваться при использовании HLS для проектирования ПЛИС:
1. Что делать с не синтезируемой частью С/С++ кода?
2. Не привязанный к железке С/С++ код
3. Определение параллелизма
4. Разделение на программную и аппаратную части
5. Внедрение прагм HLS компилятора непосредственно в C/C++ код
С заметкой можно ознакомиться по ссылке
Первоисточник1. Что делать с не синтезируемой частью С/С++ кода?
2. Не привязанный к железке С/С++ код
3. Определение параллелизма
4. Разделение на программную и аппаратную части
5. Внедрение прагм HLS компилятора непосредственно в C/C++ код

С заметкой можно ознакомиться по ссылке